74LS194 (Shiftreg). Utgångar låga när klockpuls försvinner?
Postat: 2 februari 2010, 14:14:12
Jag har använt 74194 i många år, men aldrig lagt märke till att utgångarna blir låga när klockpulsen försvinner...
Mer info:
74LS194 med avkopplingskonding (100nF). Ingångarna (ABCD) satta till 0001 och pinne 7 (Shift left serial input)
ansluten till utgången längst till vänster (QA). Clear-pinnen är hög. Pulldown-motstånd till CLK-pinnen.
När jag kör igång det hela så startar jag klockan (en frekvensgenerator ansluten till CLD-pinnen). Jag sätter S1 och S0 höga
för att ladda in det som finns på ingångarna (0001) och sätter sedan S0 låg. Både S1 och S0 har pulldown-motstånd.
"Skiftningen" börjar då att rulla och det fungerar fint ända tills jag stoppar klockan och CLK-pinnen blir låg (tack vare pulldown-motståndet).
Då försvinner allt på utgångarna.
Frågan är kort sagt: Ska utgångarna bli låga (nollställas?) när CLK blir låg?
edit: Såg nu att databladet i länken inte är exakt samma som mitt datablad, men det viktigaste finns med.
Mer info:
74LS194 med avkopplingskonding (100nF). Ingångarna (ABCD) satta till 0001 och pinne 7 (Shift left serial input)
ansluten till utgången längst till vänster (QA). Clear-pinnen är hög. Pulldown-motstånd till CLK-pinnen.
När jag kör igång det hela så startar jag klockan (en frekvensgenerator ansluten till CLD-pinnen). Jag sätter S1 och S0 höga
för att ladda in det som finns på ingångarna (0001) och sätter sedan S0 låg. Både S1 och S0 har pulldown-motstånd.
"Skiftningen" börjar då att rulla och det fungerar fint ända tills jag stoppar klockan och CLK-pinnen blir låg (tack vare pulldown-motståndet).
Då försvinner allt på utgångarna.
Frågan är kort sagt: Ska utgångarna bli låga (nollställas?) när CLK blir låg?
edit: Såg nu att databladet i länken inte är exakt samma som mitt datablad, men det viktigaste finns med.