FPGA-kort.
Står lite mer här: http://area26.no-ip.org/articles/pcb
Tricket är anslutningarna till jordplanet i mitten. Alla anslutningar upp till översidan görs innan hoplimningen, så platt som bara går. Anslutningarna till undersidan görs genom att borra upp stora hål i det undre kortet (före limning) och löda direkt i dessa "gropar".
Anslutningarna mellan topp och botten borras och löds precis som vanligt efter hela kortet är hoplimmat.
Inte jätte-elegant precis (iaf inte "groparna" på undersidan) men det är den bästa metoden jag kommit på hittils iaf
Tricket är anslutningarna till jordplanet i mitten. Alla anslutningar upp till översidan görs innan hoplimningen, så platt som bara går. Anslutningarna till undersidan görs genom att borra upp stora hål i det undre kortet (före limning) och löda direkt i dessa "gropar".
Anslutningarna mellan topp och botten borras och löds precis som vanligt efter hela kortet är hoplimmat.
Inte jätte-elegant precis (iaf inte "groparna" på undersidan) men det är den bästa metoden jag kommit på hittils iaf
Som vanligt när cyr gör något äger han oss alla.
Men vänta bara tills jag lärt mig DSP lite bättre, då ska jag göra ett kit som spöar cyr's blackfin-tjaffs med hästlängder. Funderar på om det ska vara 4st 150mflop DSP:er och några MB minne. Funderar också på om man skulle släppa alla scheman och grejer till det. Verkar vara snålt med devkit för floating point iaf.
Snygg hemsida föresten, lite skillnad mot förra
Men vänta bara tills jag lärt mig DSP lite bättre, då ska jag göra ett kit som spöar cyr's blackfin-tjaffs med hästlängder. Funderar på om det ska vara 4st 150mflop DSP:er och några MB minne. Funderar också på om man skulle släppa alla scheman och grejer till det. Verkar vara snålt med devkit för floating point iaf.
Snygg hemsida föresten, lite skillnad mot förra
Ett kort till....
Efter ganska lång tid och två totalt misslyckade försök så har mitt DSO nu kommit ytterligare ett steg närmare verkligheten. Lödde just klart dotterkortet som ska sitta på FPGA-kortet och tillhandahålla 100Mbps ethernet-anslutning samt lagringsutrymme för FPGA-config och programkod.
(fullsizade bilder kan klickas fram i galleriet)
Ethernet-delen har jag inte kunnat testa än, men kortet får iaf plats och flash-minnet funkar utan kortslutningar
Den lilla 6-poliga kontakten i hörnet vid CPLDn är för JTAG, och kan (förutom att programmera CPLDn) användas för att läsa och skriva flash-minnet. Jag använder en något modifierad version av jtag-tools för det.
(fullsizade bilder kan klickas fram i galleriet)
Ethernet-delen har jag inte kunnat testa än, men kortet får iaf plats och flash-minnet funkar utan kortslutningar
Den lilla 6-poliga kontakten i hörnet vid CPLDn är för JTAG, och kan (förutom att programmera CPLDn) användas för att läsa och skriva flash-minnet. Jag använder en något modifierad version av jtag-tools för det.